Новости SOC от Dacafe (http://www.dacafe.com), Март 2006 года =================================================================== 6 марта ARM выпускает AMBA 3 AXI Assertions 6 марта Carbon Design Systems представила на DATE 2006 методологию виртуального прототипирования систем 6 марта Novas выпускает новые средства отладки Siloti SilVE/SimVE 6 марта Novas и Altera интегрируют продукты Novas Siloti и Altera Quartus II 6 марта Novas и EVE интегрируют продукты Novas Siloti и EVE Zebu 6 марта CoWare и iDeaWorks выпустили IP Reference Models для платформенного проектирования 6 марта IMEC, Arteris, CoWare и Mentor Graphics вместе работают над созданием платформы проектирования для многофункциональных мультимедийных систем 6 марта CoWare обновляет контракт с ARM 6 марта CoWare выпускает новые версии своих продуктов для платформенного проектирования 6 марта Actel упрощает разработку систем на базе ARM7 6 марта CAST и Cortus вместе разрабатывают новые IP-компоненты процессоров 6 марта Celoxica показывает в Европе MeP Development Kit 7 марта StarGen выпустила IP-компоненту ASI Endpoint Core для Xilinx FPGA Virtex 4-FX 7 марта DINI Group выпустила комплект прототипирования DN8000K10PCI с емкостью до 3.7 миллионов ASIC-вентилей на базе Xilinx FPGA Virtex-4 7 марта SoC Solutions выпускает IP-подсистемы для работы совместно с IP-компонентами процессоров от Cortus 7 марта Tharas Systems назначает ChipDev Solutions своим дитрибьютором во Франции 8 марта Synopsys получила IBM Beacon Award за создание синтезируемой IP-компоненты процессора PowerPC 13 марта Mitrion Platform - суперкомпьютерная FPGA-платформа от Mitrionics теперь совместима с Xilinx Virtex-4 13 марта Summit Design расширила свое членство в Open SystemC Initiative 13 марта Summit Design выпускает Vista-PE 13 марта Celoxica выпускает ESL Starter Kit для Xilinx FPGA 14 марта Fujitsu выпускает новые 8-битные МК для домашних цифровых аудио-видео систем 14 марта Tensilica раздает бесплатно средства разработки и симуляции для семейства процессоров Diamond 14 марта SyChip выпускает чип SyVoice 1000 (SV1000) - VoIP Engine для мобильных терминалов 15 марта Ramtron показывает Versa Mix 8051 - новое семейство высокопроизводительных МК на Embedded Systems Conference 15 марта STMicroelectronics планирует использовать NoC от Arteris для своих платформ нового поколения 15 марта Tatung выпускает STB2000 - новое устройство типа Set-Top Box на базе медиа-процессора SMP8634 от Sigma Designs 15 марта Индийский центр проектирования NetLogic Microsystems успешно разработал второе поколение процессора NETLite для Broadcom 20 марта Teja Technologies выпустила Teja FP - для поддержки совместного проектирования программного и аппаратного обеспечения мультипроцессорных систем - на С 20 марта Atmel увеличивает срок службы батареек, выпуская новый picoPower AVR 20 марта NEC Electronics America выпускает uPD99910 - одночипный аудио-процессор для мобильных телефонов 20 марта Synopsys выпускает библиотеку компонент для верификации на базе SystemVerilog 20 марта Synopsys полностью поддерживает процесс проектирования и верификации на SystemVerilog 21 марта Altera выпускает FPGA Stratix для расширенного температурного диапазона - от -55 до +125 градусов по Цельсию 21 марта Sun Microsystems выпускает описание проекта процессора UltraSPARC T1 под лицензией GNU 21 марта picoChip выпускает новое семейство мульти-ядерных DSP чипов: PC202/203/205 21 марта BINACHIP автоматизирует разработку встроенных приложений сокращая сроки разработки от месяцев до дней 23 марта Motorola открывает исследовательский центр в Китае (Hangzhou) 27 марта VIS выбрала Cadence Virtuoso в качестве платформы верификации сложных проектов 27 марта Summit Design выпустила продукт Panorama - IDE для проектирования, отладки и верификации встроенных программно/аппаратных систем на кристалле 27 марта Spansion лицензировала процессоры ARM7TDMI-S и SecurCore SC100 27 марта Altera продает FPGA Stratix II GX 27 марта CoWare нацелилась на рынок разработки программного обеспечения для встроенных систем 27 марта CoWare выпустила семейство продуктов Virtual Platform 28 марта Он-лайн обучение синтезу Bluespec-устройств на уровне ESL доступно бесплатно на Demos On Demand 29 марта MIPS Technologies анонсирует MIPS32 на частоте 850 Мгц 29 марта ProDesign лицензировала HDL Component у Verific 6 марта ARM выпускает AMBA 3 AXI Assertions Эти Assertions обеспечивают определительное описание протокола 3 AXI. Их использование ускоряет внедрение AXI 3 в реальные проекты. AMBA 3 AXI Asssertions доступны на двух языках: SystemVerilog Assertions (SVA) и Open Verification Library (OVL). Протокол 3 AXI пришел на смену протоколам OCB/OCN (on-chip bus/on-chip network). Любая фирма может бесплатно получить AMBA 3 AXI Assertions отсюда: www.arm.com/products/solutions/amba_3_axi_pc.html 6 марта Carbon Design Systems представила на DATE 2006 методологию виртуального прототипирования систем В виртуальной модели отдельные части могут представляться на различных уровнях абстракции и с помощью различных языков описания, в том числе 'C', SystemC, RTL, модели процессоров, транзактные модели. www.carbondesignsystems.com www.date-conference.com 6 марта Novas выпускает новые средства отладки Siloti SilVE/SimVE Продукты семейства Siloti Visibility Enhancement (VE) ориентированы на более эффективное представление разработчику информации о состоянии сложного проекта во время его функциональной верификации. Siloti SilVE работает совместно с эмуляторами, прототипами и DFD(Design For Debug)-чипами. Прежде всего Siloti SilVE компилирует HDL-проект и выполняет формальный анализ, для того, чтобы определить какие сигналы наиболее существенны. Эта информация управялет вставкой специальных схем в проект, обеспечивающих "видимость" этого сигнала во время отладки. Во время исполнения/отладки Siloti SilVE обеспечивает визуализацию этих сигналов на проекте. Siloti SimVE работает со стандартными симуляторами. Siloti SilVE и SimVE интегрированы с Novas Verdi. Цена Siloti SilVE и SimVE - от $65,000 за годичную лицензию. www.novas.com/Solutions/Siloti/ 6 марта Novas и Altera интегрируют продукты Novas Siloti и Altera Quartus II www.altera.com www.novas.com 6 марта Novas и EVE интегрируют продукты Novas Siloti и EVE Zebu www.eve-team.com 6 марта CoWare и iDeaWorks выпустили IP Reference Models для платформенного проектирования Сегодня инженерам довольно сложно разрабатывать и верифицировать новые приложения, такие как H.264. Если разработчик реально не участвовал в работе по выработке стандарта, то довольно трудно воспринять 35,000 строк кода описания H.264, которые можно загрузить с сайта комитета по стандартам. Команды разработчиков обычно разбивают проект на программные и аппаратные компоненты и думают на уровне блок-схем из больших под-функций. Каждая из таких под-функций может иметь специфические параметры системного или низкого уровня. CoWare Signal Processing Designer обеспечивает поддержку всех этих работ включая симуляцию и анализ. www.coware.com 6 марта IMEC, Arteris, CoWare и Mentor Graphics вместе работают над созданием платформы проектирования для многофункциональных мультимедийных систем Программа получила аббревиатуру M4 (multi-mode multi-media). В основе платформы - мультипроцессорная система на кристалле. www.imec.be www.arteris.com www.coware.com www.mentor.com 6 марта CoWare обновляет контракт с ARM CoWare поставляет SystemC- модели семейств процессоров ARM 7, ARM 9, ARM10, ARM11 и Cortex, а также SystemC-модели шин AMBA 2 AHB и AMBA 3 AXI, и SystemC-модели периферийных устройств PrimeCell. www.CoWare.com 6 марта CoWare выпускает новые версии своих продуктов для платформенного проектирования CoWare Platform Architect (ранее ConvergenSC Platform Architect): - это графическая среда для создания SystemC-прототипов сложных систем для их анализа на функциональном уровне CoWare Model Designer (ранее ConvergenSC Model Designer): - это среда симуляции и верификации сложных систем, описанных с помощью SystemC CoWare Model Library (ранее ConvergenSC Model Library): - богатая бибиотека моделей процессоров, шин и периферийных устройств CoWare Processor Designer (ранее LISATek Processor Designer): - поддерживает создание пользовательских процессоров и программируемых аппаратных акселераторов и их моделей с возможностью их последующей интеграции в платформы CoWare Signal Processing Designer (ранее SPW): - обеспечивает проектирование и анализ сложных алгоритмов цифровой обработки сигналов их экспорт в платформы www.CoWare.com 6 марта Actel упрощает разработку систем на базе ARM7 Выпущены: - новое семейство чипов M7AFS - новые версии Libero 7.1 IDE и CoreConsole 1.1 IDP www.actel.com 6 марта CAST и Cortus вместе разрабатывают новые IP-компоненты процессоров Новые IP-компоненты 32-битных процессоров дополнят уже имеющиеся в CAST IP-компоненты 8-битных процессоров 8051. www.cortus.com www.cast-inc.com 6 марта Celoxica показывает в Европе MeP Development Kit MeP - 32-битный конфигурируемый RISC процессор, разработанный в Toshiba, ориентированный на использований в системах обработки мультимедийной информации, например в цифровых телевизорах или DVD- рекордерах. www.celoxica.com 7 марта StarGen выпустила IP-компоненту ASI Endpoint Core для Xilinx FPGA Virtex 4-FX ASI (Advanced Switching Interconnect fabrics) требует всего 7000 ячеек. Цена - от $30,000. Advanced Switching - технология полноcтью совместимая с PCI Express. www.stargen.com 7 марта DINI Group выпустила комплект прототипирования DN8000K10PCI с емкостью до 3.7 миллионов ASIC-вентилей на базе Xilinx FPGA Virtex-4 Цена - от $8,100. 7 марта SoC Solutions выпускает IP-подсистемы для работы совместно с IP-компонентами процессоров от Cortus APS2 - 32-битный процессор - очень маленький, с ультра-низким энергопотреблением и высокой производительностью. Предназначен для замены 8/16 битных процессоров. APS3 - 16/32 - битный процессор - ориентирован на системы с высокими требованиями к компактности программ. IP-подсистемы от SoC Solutions включают контроллеры шин, таймеры, контроллеры прерываний, UART, контроллеры SRAM и интерфейсы ввода-вывода. IP-подсистемы поставляются в виде синтезируемых исходных HDL-текстов или оптимизированных для FPGA нет-листов. www.socsolutions.com www.cortus.com 7 марта Tharas Systems назначает ChipDev Solutions своим дитрибьютором во Франции Tharas Systems разрабатывает средства функциональной верификации Hammer, основанные на эмуляции. Основана в 1998 году. www.tharas.com www.ChipDev.com 8 марта Synopsys получила IBM Beacon Award за создание синтезируемой IP-компоненты процессора PowerPC Synopsys и IBM создали ассоциацию Power.org - с целью создания открытых стандартов для архитектуры Power в области аппаратного и программного обеспечения. www.power.org www.synopsys.com www-1.ibm.com/partnerworld/pwhome.nsf/weblook/pub_awards_pwbeacon_nom.html 13 марта Mitrion Platform - суперкомпьютерная FPGA-платформа от Mitrionics теперь совместима с Xilinx Virtex-4 Mitrion Platform состоит из Mitrion Virtual Processor и Mitrion Software Development Kit. Производительность супер-компьютеров обычно в 10-100 раз выше чем производитеьлность обычных процессоров. А сами суперкомпьютеры применяются в таких областях как биоинформатика, нефте- и газо- разведка, обработка образов, финансовый анализ. Mitrion Platform вышла в свет в октябре 2005 года. Используя язык программирования Mitrion-C, можно из 180 строк кода сгенерировать 150,000 строк VHDL. Mitrion Virtual Processor и Mitrion Software Development Kit дают возможность разрабатывать суперкомпьютерные приложения для FPGA на программном уровне. Mitrionics основана в 2000 году в Швеции, имеет связи с Cray, Nallatech, Silicon Graphics. www.mitrionics.com www.xilinx.com/virtex4 13 марта Summit Design расширила свое членство в Open SystemC Initiative www.sd.com 13 марта Summit Design выпускает Vista-PE Vista-PE (Personal Edition) - подмножество Vista для отладки SystemC моделей. Цена - $1,995 за единичную вечную лицензию для конкретного компьютера. Бесплатную на 30 дней оценочную версию можно загрузить с сайта www.sd.com/products/vista_pe.html 13 марта Celoxica выпускает ESL Starter Kit для Xilinx FPGA Цена - $750. www.celoxica.com/xilinx www.xilinx.com/esl 14 марта Fujitsu выпускает новые 8-битные МК для домашних цифровых аудио-видео систем MB95F146 имеет всего 32 контакта, MB95F156H - 48/52 контакта Каждый МК имеет 32 Кбайт флеш-ROM и 1 Кбайт RAM, UART, 8 10-битных АЦП, до 8 внешних прерываний, PPG(Programmable Pulse Generator) - таймер, и watchdog-таймеры, от 24 до 39 портов для ввода/вывода. Рабочая частота - до 10 Мгц. Цена $1.76-@2.54 в партиях по 10,000 штук. us.fujitsu.com/micro/mcu 14 марта Tensilica раздает бесплатно средства разработки и симуляции для семейства процессоров Diamond Само семейство процессоров Diamond было анонсировано 20 февраля 2006 года. Diamond Standard Software Toolkit включает Xtensa Xplorer - Diamond Edition - современный графический интерфейс, основанный на среде разработки Eclipse, а также XCC Compiler с возможностями межпроцедурного анализа, продвинутыми оптимизациями циклов, автоматической векторизацией кода, компиляции, основанной на профилировании; потактовый симулятор, полная цепочка GNU-средств для отладки; библиотеки программ для контроллеров, CPU и DSP. www.tensilica.com 14 марта SyChip выпускает чип SyVoice 1000 (SV1000) - VoIP Engine для мобильных терминалов SV1000 интегрирует высокопроизводительный DSP, ЦАП/АЦП и логику управления питанием. SV1000 оптимизирован для выполнения в реальном времени таких функций как кодироване речи, шифрование, эхо-подавление. Применяемые сегодня аналоги потребляют элеткроэнергию в 3-5 раз больше. www.sychip.com/products.htm 15 марта Ramtron показывает Versa Mix 8051 - новое семейство высокопроизводительных МК на Embedded Systems Conference www.ramtron.com 15 марта STMicroelectronics планирует использовать NoC от Arteris для своих платформ нового поколения www.arteris.com 15 марта Tatung выпускает STB2000 - новое устройство типа Set-Top Box на базе медиа-процессора SMP8634 от Sigma Designs STB2000 поддерживает видео высокого качества включая MPEG-2, VC-1 и H.264 (MPEG-4 Part 10). www.sigmadesigns.com www.tatung.tv 15 марта Индийский центр проектирования NetLogic Microsystems успешно разработал второе поколение процессора NETLite для Broadcom www.netlogicmicro.com 20 марта Teja Technologies выпустила Teja FP - для поддержки совместного проектирования программного и аппаратного обеспечения мультипроцессорных систем - на С Teja FP предлагает разрабатывать всю систему на ANSI С. Не используя ни RTL-описания, ни C-to-RTL конверторы. Teja FP поставляет мультипроцессорную фабрику компонент, которая легко конфигурируется, собирается и управляется посредством специального API - для FPGA Xilinx Virtex-4 FX. www.teja.com/xilinx 20 марта Atmel увеличивает срок службы батареек, выпуская новый picoPower AVR picoPower AVR потребляет ток 100 нА в режиме Power-down, 650 нА в режиме Power-save и 340 мкА в активном режиме. www.atmel.com/products/avr/picopower 20 марта NEC Electronics America выпускает uPD99910 - одночипный аудио-процессор для мобильных телефонов uPD99910 интегрирует CPU и DSP. www.am.necel.com/docs/files/AP130specSheet02-13-06.pdf 20 марта Synopsys выпускает библиотеку компонент для верификации на базе SystemVerilog www.synopsys.com/products/solutions/discovery_platform.html 20 марта Synopsys полностью поддерживает процесс проектирования и верификации на SystemVerilog VCS поддерживает теперь SystemVerilog. В Formality (equivalence checker) добавлен SystemVerilog парсер. Описания на SystemVerilog обычно в 2-5 раз компактнее, чем соответствующие RTL-описания. Synopsys VCS и Pioneer-NTB обеспечивают возможность разрешать сложные множества ограничений, выраженные на SystemVerilog. Synopsis выпустила Verification Methodology Manual (VMM) for SystemVerilog в издательстве Springer. www.synopsys.com 21 марта Altera выпускает FPGA Stratix для расширенного температурного диапазона - от -55 до +125 градусов по Цельсию www.altera.com/stratix www.altera.com/Enhanced-COTS 21 марта Sun Microsystems выпускает описание проекта процессора UltraSPARC T1 под лицензией GNU Опубликованы - Verilog-описания UltraSPARCT1 - система верификации и симуляционные модели - спецификация ISA (UltraSPARC Architecture 2005); - Solaris 10 OS simulation images. Инициатива OpenSPARC фирмы Sun уже воспринята в рамках проекта RAMP такими университетами как California-Berkeley, Stanford, Harvard, Carneige Melon, Massachusetts Institute of Technology, Washington, University of Texas at Austin. Aldec намерена выпустить свой Verilog-симулятор Riviera как бесплатный на 90 дней. www.opensparc.net cooltools.sunsource.net www.multicore-expo.com" 21 марта picoChip выпускает новое семейство мульти-ядерных DSP чипов: PC202/203/205 Они включают до 200 DSP-процессорных устройств и ARM9, а также криптографический сопроцессор. Все процессоры программируются на С или ассемблре. picoChip была основана в сентбяре 2000 года. 21 марта BINACHIP автоматизирует разработку встроенных приложений сокращая сроки разработки от месяцев до дней Алгоритмы с интенсивными вычислениями в реальном времени, такие как voice-over-IP, voice-over-IP, беспроводные коммуникации 3G/4G, MP3-плейеры, JPEG/MPEG кодеры/декодеры требуют использования интегрированной аппаратно/программной платформы для оптимальной производительности. Некоторые части таких приложений исполняются программно на процессоре общего назначения, а другие части выполняются на специальном аппаратном обеспечении для обеспечения требуемой производительности. BINACHIP позоляет разработчикам оптимально распределять функции системы между программным и аппаратным обеспечением и упрощает миграцию функций из программного обеспечения в аппаратное. BINACHIP автоматизирует трансляцию ассемблерного и исполняемого представления программного обеспечения на смешанные программно/аппаратные платформы. Встроенные приложения обычно сначала разрабатываются на языках высоокго уровня, таких как C/C++ или MATLAB, а затем они компилируются в двоичное представление для процессора общего назначения. Они также могут быть в виде двоичного представления от предыдущих проектов. BINACHIP берет эти двоичные коды, автоматически выполняет разбиение проекта на программные и аппаратные компоненты и генерирует программное обеспечение для целевого процессора и RTL-описания (VHDL/Verilog) аппаратного обеспечения. Используя стандартные средства профилирования, пользователь определяет порции кода, аппаратная реализация которого может принести повышение производительности и BINACHIP-FPGA автоматически делает все что нужно - описания аппаратного обеспечения, программный код для целевого процессора и соответствующие программно/аппаратные интерфейсы. Таким образом можно достичь повышения производительности в 10-50 раз. BINACHIP-FPGA планируется к продаже со второго квартала 2006 года. www.binachip.com 23 марта Motorola открывает исследовательский центр в Китае (Hangzhou) www.motorola.com 27 марта VIS выбрала Cadence Virtuoso в качестве платформы верификации сложных проектов VIS - Vanguard International Semiconductor Corporation. www.cadence.com 27 марта Summit Design выпустила продукт Panorama - IDE для проектирования, отладки и верификации встроенных программно/аппаратных систем на кристалле Panorama поставляется в трех конфигурациях: Panorama SPD (software platform development) Panorama HPD (hardware platform development) - включает Visual Elite, Vista и System Architect Panorama VPD (virtual platform development) - это интеграция SPD и VPD Цены: SPD - $35,000; HPD - $55,000; VPD - $75,000. www.embedded.com/esc/sv/ 27 марта Spansion лицензировала процессоры ARM7TDMI-S и SecurCore SC100 www.spansion.com 27 марта Altera продает FPGA Stratix II GX Stratix II GX выполнены по технологии 90 нм и обеспечивают прием/передачу инормации со скоростью 6.375-Gbps с помощью 20 трансиверов. www.altera.com/stratix2gx 27 марта CoWare нацелилась на рынок разработки программного обеспечения для встроенных систем www.coware.com 27 марта CoWare выпустила семейство продуктов Virtual Platform CoWare Virtual Platform Designer - поддерживает создание платформы на SystemC, включает среду разработки и моделивования SystemC-комплексов. CoWare Virtual Platform: - генерируется CoWare Virtual Platform Designer www.coware.com 28 марта Он-лайн обучение синтезу Bluespec-устройств на уровне ESL доступно бесплатно на Demos On Demand 12 отдельных видео-сессий, примерно по 60 минут каждая, проводятся Rishiyur S. Nikhil (сотрудником Bluespec). Эти видео-лекции - дополнение к on-line - тренингу. Тренинги освещают такие темы как правила, иерархии модулей и интерфейсов, компиляция/исполнение/отладка. Поддерживающие материалы включают лабораторные, Power-Point слайды, документацию. www.bluespec.com www.demosondemand.com/dod/proddemos/vendors/pd_bluespec.aspx 29 марта MIPS Technologies анонсирует MIPS32 на частоте 850 Мгц - синтезируемый MIPS 24KE совмещает функциональность RISC/DSP www.mips.com 29 марта ProDesign лицензировала HDL Component у Verific ProDesign интегрирует в CHIPit разработанные Verific парсеры и анализаторы для Verilog и VHDL. www.uchipit.com